TUGAS PENDAHULUAN MODUL 2




 Buatlah rangkaian seperti gambar percobaan 1 dengan menggunkan D flip flop dan output 4 bit






   


  1. Terminal VCC
  2. Digital Clock Generator 
  3. Logic Generator
  4. Resistor 100 ohm (4buah)
  5. LED (4 buah)
  6. D Flip Flop 74HC74 ( 4 buah)
  7. Ground

D flip-flop ini berasal dari Delay. Flip-flop ini mempunyai hanya satu masukan, yaitu D. Jenis flip-flop ini sangat banyak dipakai sebagai sel memori dalam komputer. Pada umumnya flip-flop ini dilengkapi masukan penabuh ,Keluaran flip-flop D akan mengikuti apapun keadaan D pada saat penabuh aktif, yaitu:
               Q+ = D. 
Perubahan itu terjadi hanya apabila sinyal penabuh dibuat berlogika 1 (CP=1) dan tentunya akan terjadi sesudah selang waktu tertentu, yaitu selama tundaan waktu pada flip-flop itu. Bila masukan D berubah selagi CP = 0, maka Q tidak akan terpengaruh.
Keadaan Q selama CP= 0 adalah keadaan masukan D tepat sebelum CP berubah menjadi 0. Dikatakan keadaan keluaran Q dipalang (latched) pada keadaan D saat perubahan CP dari aktifetak-aktif.

Tidak ada komentar:

Posting Komentar