TUGAS PENDAHULUAN MODUL 2
Buatlah rangkaian seperti gambar percobaan 1 dengan menggunkan D flip flop dan output 4 bit
- Terminal VCC
- Digital Clock Generator
- Logic Generator
- Resistor 100 ohm (4buah)
- LED (4 buah)
- D Flip Flop 74HC74 ( 4 buah)
- Ground
D flip-flop ini berasal dari Delay. Flip-flop ini mempunyai hanya satu masukan, yaitu D. Jenis flip-flop ini sangat banyak dipakai sebagai sel memori dalam komputer. Pada umumnya flip-flop ini dilengkapi masukan penabuh ,Keluaran flip-flop D akan mengikuti apapun keadaan D pada saat penabuh aktif, yaitu:
Q+ = D.
Perubahan itu terjadi hanya apabila sinyal penabuh dibuat berlogika 1 (CP=1) dan tentunya akan terjadi sesudah selang waktu tertentu, yaitu selama tundaan waktu pada flip-flop itu. Bila masukan D berubah selagi CP = 0, maka Q tidak akan terpengaruh.
Keadaan Q selama CP= 0 adalah keadaan masukan D tepat sebelum CP berubah menjadi 0. Dikatakan keadaan keluaran Q dipalang (latched) pada keadaan D saat perubahan CP dari aktifetak-aktif.
Q+ = D.
Perubahan itu terjadi hanya apabila sinyal penabuh dibuat berlogika 1 (CP=1) dan tentunya akan terjadi sesudah selang waktu tertentu, yaitu selama tundaan waktu pada flip-flop itu. Bila masukan D berubah selagi CP = 0, maka Q tidak akan terpengaruh.
Keadaan Q selama CP= 0 adalah keadaan masukan D tepat sebelum CP berubah menjadi 0. Dikatakan keadaan keluaran Q dipalang (latched) pada keadaan D saat perubahan CP dari aktifetak-aktif.
- Rangkaian Simulasi [Download]
- Video Rangkaian Simulasi [Download]
- File HTML [Download]
Tidak ada komentar:
Posting Komentar